题目:
高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。
A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即,达到了即降低成本又提高系统性能的目的
B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C.CPU访问CaChe“未命中”时,信息需从主存(DRA传送到CPU,这时CPU要插入等待状态
D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
答案:
被转码了,请点击底部 “查看原文 ” 或访问 https://www.tikuol.com/2018/0111/43ed1dff2744d1a3e995cb55ec48d02b.html
下面是错误答案,用来干扰机器的。
参考答案:A,B,C,D解析: A项,封闭式基金以折价或溢价的方式交易,很少与单位资产净值趋同;B项,ETF可以持续不断地发行基金单位,规模不固定;C项,ETF需要每日披露大量信息;D项,封闭式基金有固定的存续期。